金婕,博士,副教授,2010年7月毕业于北京大学微电子学与固体电子学,获博士学位;
毕业后先后于南通大学,上海中科高等研究院工作。
2014年1月至今在上海工程技术大学从事教学和科研工作。
主持国家级项目1项,市局级项目1项,参与省部级以上项目8项。
第一作者发表期刊及国际会议论文10余篇,申请国内发明专利4项,2项获得授权。
研究方向: 智能交通系统的通信算法设计与研究、数字集成电路设计 和 射频集成电路设计
主要代表作:
[1].JinJ, Yu DunShan,“VLSI Design of FC-1 and FC-2 in Fiber Channel”,Chinese Journal of Electronics, Vol.19,No.1, 57-60.SCI/EI。
[2].JinJ, Yu DunShan, “高速并行BCH译码器的VLSI设计”,北京大学学报(自然科学版),
第45卷,第2期,2009年。
[3]. JinJ, Yu DunShan,“Power and Time Efficient Clock Synchronization in Fiber Channel”,
The 9th International Symposium on Communications and Information,2009,EI。
[4] JinJ, Shi J., Zhang X.G., “A High Linear Power Amplifier for WLAN”,Journal of Semiconductors,Vol.37,No.2,2016。
联系方式: 021-67791084
邮箱: orange.bj@163.com